Poster (Other) FZJ-2024-07074

http://join2-wiki.gsi.de/foswiki/pub/Main/Artwork/join2_logo100x88.png
Architecting Fast and Energy-Efficient Hardware Accelerators for Emerging ML Workloads Using Hardware-Software Co-Design



2024

PhD Forum, Design, Automation & Test in Europe Conference & Exhibition, ValenciaValencia, Spain, 25 Mar 2024 - 27 Mar 20242024-03-252024-03-27


Contributing Institute(s):
  1. JARA Institut Green IT (PGI-10)
Research Program(s):
  1. 5234 - Emerging NC Architectures (POF4-523) (POF4-523)
  2. BMBF 16ME0398K - Verbundprojekt: Neuro-inspirierte Technologien der künstlichen Intelligenz für die Elektronik der Zukunft - NEUROTEC II - (BMBF-16ME0398K) (BMBF-16ME0398K)
  3. BMBF 16ME0399 - Verbundprojekt: Neuro-inspirierte Technologien der künstlichen Intelligenz für die Elektronik der Zukunft - NEUROTEC II - (BMBF-16ME0399) (BMBF-16ME0399)

Appears in the scientific report 2024
Click to display QR Code for this record

The record appears in these collections:
Dokumenttypen > Präsentationen > Poster
Institutssammlungen > PGI > PGI-10
Workflowsammlungen > Öffentliche Einträge
Publikationsdatenbank

 Datensatz erzeugt am 2024-12-13, letzte Änderung am 2025-01-21



Dieses Dokument bewerten:

Rate this document:
1
2
3
 
(Bisher nicht rezensiert)