% IMPORTANT: The following is UTF-8 encoded. This means that in the presence
% of non-ASCII characters, it will not work with BibTeX 0.99 or older.
% Instead, you should use an up-to-date BibTeX implementation like “bibtex8” or
% “biber”.
@ARTICLE{Krumme:810606,
author = {Krumme, Andreas},
title = {{D}atenlokalität in {P}rozessoren mit hierarchischem
{S}peichersystem am {B}eispiel des {DEC} {A}lpha {C}hip},
journal = {PARS-Mitteilungen},
volume = {13},
issn = {0177-0454},
address = {Erlangen},
publisher = {PARS},
reportid = {FZJ-2016-03266},
pages = {10 p.},
year = {1994},
abstract = {Für die Lösung von komplexen, sehr rechenintensiven
Aufgabenstellungen aus dem technisch-naturwissenschaftlichen
Bereich werden immer häufiger hochparallele
Mehrprozessorsysteme eingesetzt. Diese Rechner bestehen aus
RISC-Prozessoren, die nur dann ihre volle Leistung nutzen
können, wenn die Daten im Cache-Speicher des Prozessors
gehalten werden und nicht bei jedem Zugriff aus dem Speicher
geladen werden müssen. Für die effektive Nutzung der hohen
theoretischen Peak-Performance dieser modernen superskalaren
und superpipelined RISC-Prozessoren spielt die gemeinsame
Betrachtung von Prozessor, Speicher und Compiler eine
Schlüsselrolle. Zu dem gleichen Ergebnis kommt auch der
vorliegende Artikel, in dem stellvertretend für einige
neuartige RISC-Prozessor-Architekturen der DEC Alpha-Chip
AA-21064 als Repräsentant untersucht wird. Auf diesem
Prozessortyp basiert auch der massiv-parallele Rechner T3D
der Firma CRAY Research Inc.},
month = {Sep},
date = {1994-09-19},
organization = {13. PARS-Workshop, Dresden (Germany),
19 Sep 1994 - 20 Sep 1994},
cin = {ZAM / JSC},
ddc = {004},
cid = {I:(DE-Juel1)VDB62 / I:(DE-Juel1)JSC-20090406},
pnm = {899 - ohne Topic (POF3-899)},
pid = {G:(DE-HGF)POF3-899},
typ = {PUB:(DE-HGF)16},
url = {https://juser.fz-juelich.de/record/810606},
}